أصدرت شركة Intel للتو دليلها الخاص بـ "ملحقات مجموعة التعليمات المعمارية والمرجع الخاص ببرمجة الميزات المستقبلية " ، وهو دليل يخدم غرض توفير معلومات كافية للمطورين حول إضافات إنتل القادمة للأجهزة والتي يمكن للمطورين الاستفادة منها لاحقًا والتخطيط بناء عليها . لذا فاليوم ، وبفضل حساب @ InstLatX64 على Twitter ، لدينا معلومات تفيد بأن شركة Intel ستقدم حل ذاكرة النطاق الترددي العالي (HBM) إلى الجيل التالي من معالجات Sapphire Rapids Xeon الخاصة بالشركة .

شركة Intel تؤكد دعم ذاكرة HBM في معالجات Sapphire Rapids Xeon القادمة

على وجه التحديد ، هناك تعليمتان مذكورتان وهما : 0220H - HBM command/address parity error و 0221H - HBM data parity error . وتوجد كلتا التعليمتان لمعالجة أخطاء البيانات في ذاكرة HBM حتى تعمل وحدة المعالجة المركزية بالبيانات الصحيحة المُزودة إليها . تُعد إضافة ذاكرة HBM مجرد واحدة من العديد من التقنيات الجديدة التي ستوفرها منصة Sapphire Rapids القادمة . حيث من المفترض أن تجلب المنصة العديد من التقنيات الجديدة مثل وحدة تحكم ذاكرة DDR5 ذات الثمانية قنوات المدعومة بمسرعات تدفق البيانات (DSA) من Intel . كما ستستخدم المنصة للاتصال بجميع المسرّعات الخارجية ، بروتوكول PCIe 5.0 مقترنًا بمعيار CXL 1.1 لتمكين تماسك ذاكرة التخزين المؤقت في النظام .

وللتذكير ، لن تكون هذه هي المرة الأولى التي نرى فيها وحدة معالجة مركزية للخوادم تستخدم ذاكرة HBM . حيث قامت شركة Fujitsu بتطوير معالج A64FX مع 48 نواة وذاكرة HBM من قبل ، وهذا المعالج يعمل على تشغيل أقوى كمبيوتر خارق موجود اليوم - وهو حاسوب Fugaku الخارق . هذا يوضح مدى إمكانية تحسين المعالج عن طريق إضافة ذاكرة أسرع على متنه . لذا فنحن ننتظر لنرى كيف ستتمكن Intel من تشغيل هذه الذاكرة وما سنراه في نهاية المطاف في السوق عندما يتم تسليم منصات Sapphire Rapids وخصوصاً أمام عروض AMD الجديدة في سوق الخوادم .